基于Verilog HDL开发的RISCV-CPU,支持miniRV-1指令集的SoC设计, 支持能处理冲突的五级流水线RISCV-CPU和数码管、LED灯等外设.
基于Verilog HDL开发的RISCV-CPU,支持miniRV-1指令集的SoC设计, 支持能处理冲突的五级流水线RISCV-CPU和数码管、LED灯等外设.
面向嵌入式设备的典型Web漏洞检测与利用, 基于metasploit检测系统编写的一些简单web漏洞PoC脚本
本项目是一个基于 STM32L475 的边缘智能系统 (AIoT),融合 多传感器数据采集、AI人类活动识别、实时调度与可靠性机制。系统通过 UART 与 Python 可视化前端联动,可动态展示各类传感器数据与推理结果,并支持 中断响应机制(如倾斜检测、高温预警)实现强鲁棒性。
最近一年贡献:28 次
最长连续贡献:2 日
最近连续贡献:1 日
贡献度的统计数据包括代码提交、创建任务 / Pull Request、合并 Pull Request,其中代码提交的次数需本地配置的 git 邮箱是 Gitee 帐号已确认绑定的才会被统计。